W25N02KVZEIR: FLASH - memoria NAND (SLC) IC 2Gbit SPI - E/S cuádruple 104 MHz 7 ns 8-WSON (8x6)
MFR. Nº de pieza: W25N02KVZEIR
MFR.: WINBOND
Hoja de datos: (Enviar por correo electrónico o charlar para el archivo PDF)
Estado DE ROHS:
Calidad: 100% original
Garantía: UN AÑO
Tipo de memoria | No volátil | |
Formato de memoria | FLASH | |
Tecnología | FLASH - NAND (SLC) | |
Tamaño de memoria | 2Gbit | |
Organización de la memoria | 256M x 8 | |
Interfaz de memoria | SPI - E/S CUÁDRUPLE | |
Frecuencia de reloj | 104 MHz | |
Escribir tiempo de ciclo - Word, Página | 700µs | |
Tiempo de acceso | 7 ns | |
Tensión - Alimentación | 2,7V ~ 3,6V | |
Temperatura de funcionamiento | -40°C ~ 85°C (TA) | |
Tipo de montaje | Montaje superficial | |
Paquete / caja | 8-WDFN almohadilla expuesta | |
Paquete de dispositivo de proveedor | 8-WSON (8x6) | |
Número de producto base | W25N02 |
La memoria Flash QspiNAND de SLC (2G bits) W25N02KV proporciona una solución de almacenamiento para sistemas con espacio limitado, pines y alimentación. La familia QspiNAND W25N incorpora la popular interfaz SPI y el tradicional espacio de memoria no volátil NAND de gran tamaño. Son ideales para el remedo de código a la RAM, ejecutando código directamente desde Dual/Quad SPI (XIP) y almacenando voz, texto y datos. El dispositivo funciona con una única fuente de alimentación de 2,7V a 3,6V con un consumo de corriente de tan solo 25mA activos, 10µA para modo de espera y 1µA para apagado profundo. Todos los dispositivos de la familia QspiNAND de W25N se ofrecen en paquetes que ahorran espacio y que en el pasado no se podían utilizar para la memoria flash NAND típica. La matriz de memoria W25N02KV de 2G bits está organizada en 131.072 páginas programables de 2.048 bytes cada una. Toda la página puede programarse a la vez utilizando los datos del buffer interno de 2.048 bytes. Las páginas pueden borrarse en grupos de 64 (borrado de 128KB bloques). El W25N02KV tiene 2.048 bloques borrables. El W25N02KV es compatible con la interfaz periférica serie (SPI) estándar, SPI de E/S doble/cuádruple: Reloj serie, selección de chip, I/O0 (DI) de datos serie, I/O1 (DO), I/O2 (/WP) e I/O3 (/HOLD). Se admiten frecuencias de reloj SPI de hasta 104MHz, lo que permite velocidades de reloj equivalentes de 208MHz (104MHz x 2) para E/S doble y 416MHz (104MHz x 4) para E/S cuádruple cuando se utilizan las instrucciones de E/S doble/cuádruple de lectura rápida. El W25N02KV proporciona un nuevo modo de lectura secuencial que permite un acceso eficiente a toda la matriz de memoria con un solo comando de lectura. Un pasador de sujeción, un pasador de protección contra escritura y una protección contra escritura programable, proporcionan mayor flexibilidad de control. Además, el dispositivo admite el fabricante estándar JEDEC y el ID de dispositivo, una página de ID única, una página de parámetros y diez páginas OTP de 2.048 bytes. Para proporcionar una mejor capacidad de gestión de la memoria flash NAND, el ECC interno configurable por el usuario también está disponible en W25N02KV.
Aviso: